Daisy Chain Interface를 위한 DC Level Shifter 설계
기관명 | NDSL |
---|---|
저널명 | 한국전자통신학회 논문지 = The Journal of the Korea Institute of Electronic Communication Sciences |
ISSN | 1975-8170,2288-2189 |
ISBN |
저자(한글) | 여성대,조태일,조승일,김성권 |
---|---|
저자(영문) | |
소속기관 | |
소속기관(영문) | |
출판인 | |
간행물 번호 | |
발행연도 | 2016-01-01 |
초록 | 본 논문은 Daisy Chain 구조의 CVM(:Cell Voltage Monitoring) 시스템에서, 다양한 DC Level을 갖는 Master IC와 Slave IC 사이에 명령 Data 신호의 전달을 가능하게 해주는 DC Level Shifter 설계를 소개한다. 설계한 회로는 래치 구조가 적용되어 고속 동작이 가능하고, 출력단의 Transmission Gate를 통하여 다양한 DC Level이 출력되도록 설계하였다. 시뮬레이션 및 측정 결과, 0V에서 30V까지의 DC Level 변화에 따른 제어 및 Data 신호의 전달을 확인하였다. Delay Time 오차는 약 170ns가 측정되었지만, 측정 Probe의 Capacitance 성분 및 측정 Board의 영향을 고려하면, 무시할 수 있을 정도의 오차로 간주된다. |
원문URL | http://click.ndsl.kr/servlet/OpenAPIDetailView?keyValue=03553784&target=NART&cn=JAKO201616853627393 |
첨부파일 |
과학기술표준분류 | |
---|---|
ICT 기술분류 | |
DDC 분류 | |
주제어 (키워드) | DC 레벨 쉬프터,데이지체인 인터페이스,셀전압 모니터링,배터리 관리시스템,DC Level Shifter,Daisy Chain Interface,Cell Voltage Monitoring(CVM),Battery Management System(BMS) |