기업조회

본문 바로가기 주메뉴 바로가기

특허/실용신안

디스플레이포트 수신단에서의 클럭 복원 구조

특허 실용신안 개요

기관명, 출원인, 출원번호, 출원일자, 공개번호, 공개일자, 등록번호, 등록일자, 권리구분, 초록, 원본url, 첨부파일 순으로 구성된 표입니다.
기관명 NDSL
출원인 서울대학교산학협력단
출원번호 10-2014-0161699
출원일자 2014-11-19
공개번호 20160107
공개일자 2016-01-05
등록번호 10-1582168-0000
등록일자 2015-12-28
권리구분 KPTN
초록 본 발명에 따른 수신기는, DCO(Digitally Controlled Oscillator)를 구비하고 직렬 데이터 스트림으로부터 병렬 데이터 및 링크 심볼 클럭을 복원하는 기능을 수행하는 ADCDR(All Digital Clock and Data Recovery)(10)을 포함하여 구성되며, 적어도 비디오 데이터의 전송을 포함하는 디지털 디스플레이 인터페이스에 사용되는 수신기로서, 링크 트레이닝이 성공했을 때 상기 DCO(Digitally Controlled Oscillator)의 출력 주파수를 결정하는 DCO 코드를 저장하는 코드 저장부(20); 상기 복원된 병렬 데이터 및 링크 심볼 클럭을 이용하여 링크 에러를 검출하는 에러 검출기(30);를 포함하여 구성되며, 상기 비디오 데이터의 전송 중 상기 에러 검출기(30)가 링크 에러를 검출한 경우, 상기 코드 저장부(20)에 저장된 DCO 코드를 상기 ADCDR(All Digital Clock and Data Recovery)(10)의 DCO(Digitally Controlled Oscillator)에 적용하여 클럭을 복원하는 것을 특징으로 한다. 본 발명에 따르면, 비디오 데이터의 전송 중 링크 에러를 검출한 경우, 저장된 DCO 코드를 ADCDR의 DCO에 적용하여 클럭을 즉시 복원함으로써, 매우 짧은 시간내로 비디오 데이터의 전송이 정상화되기 때문에 비정상적인 화면 또는 노이즈의 노출 시간을 대폭 저감할 수 있는 효과가 있다.
원문URL http://click.ndsl.kr/servlet/OpenAPIDetailView?keyValue=03553784&target=KPTN&cn=KOR1020140161699
첨부파일

추가정보

과학기술표준분류, ICT 기술분류, IPC분류체계CODE, 주제어 (키워드) 순으로 구성된 표입니다.
과학기술표준분류
ICT 기술분류
IPC분류체계CODE H04N-021/242,H04N-021/40
주제어 (키워드)