디지털 신호 프로세서
기관명 | NDSL |
---|---|
출원인 | 메디아텍 스웨덴 에이비 |
출원번호 | 10-2014-7018860 |
출원일자 | 2014-07-08 |
공개번호 | 20140912 |
공개일자 | 0000-00-00 |
등록번호 | |
등록일자 | 0000-00-00 |
권리구분 | KUPA |
초록 | 멀티코어 프로세서가 프로세서 어셈블리에 의해 달성되며, 프로세서 어셈블리는 제1코어(201)와 적어도 제1 및 제2유닛(203, 205, 230, 231, 242)을 가지는 제1프로세서를 포함하고, 각각은 벡터 실행유닛, 메모리 유닛 및 가속기의 그룹으로부터 선택되며, 상기 제1코어와 제1 및 제2유닛은 제1네트워크(244)에 의해 상호연결된다. 프로세서 어셈블리는 제2코어(201')를 가지는 제2프로세서를 포함하고, 제1코어(201)는 제2코어가 제1프로세서의 적어도 하나의 유닛을 제어하도록 구성된다. 각 프로세서는 일반적으로 실행유닛, 메모리 유닛 및 가속기의 결합을 포함하고, 이는 다른 프로세서의 유닛에 의해 제어되고 및/또는 억세스될 수 있다. |
원문URL | http://click.ndsl.kr/servlet/OpenAPIDetailView?keyValue=03553784&target=KUPA&cn=KOR1020147018860 |
첨부파일 |
과학기술표준분류 | |
---|---|
ICT 기술분류 | |
IPC분류체계CODE | |
주제어 (키워드) |