SRAM(STATIC RANDOM ACCESS MEMORY) 리셋 동작들 동안 SRAM 비트셀들을 전압 또는 전류 바이어싱하기 위한 회로들, 및 관련된 시스템들 및 방법들
기관명 | NDSL |
---|---|
출원인 | 퀄컴 인코포레이티드 |
출원번호 | 10-2016-7004951 |
출원일자 | 2016-02-24 |
공개번호 | 20160407 |
공개일자 | 0000-00-00 |
등록번호 | |
등록일자 | 0000-00-00 |
권리구분 | KUPA |
초록 | SRAM 리셋 동작들 동안 정적 랜덤 액세스 메모리(SRAM) 비트셀들을 전압 또는 전류 바이어싱하기 위한 회로가 개시된다. 관련된 시스템들 및 방법들이 또한 개시된다. 단일 리셋 동작에서 복수의 SRAM 비트셀들을 리셋하기 위해, 바이어싱 회로가 제공하고 복수의 SRAM 비트셀들에 커플링된다. SRAM 비트셀들에 제공되는 전력이 SRAM 비트셀들의 동작 전력 레벨 미만의 축소된 전력 레벨로 축소된 이후, 바이어싱 회로는 리셋 동작 동안 RAM의 비트셀들에 전압 또는 전류 바이어스를 인가하도록 구성된다. SRAM 비트셀들에 대한 전력이 동작 전력 레벨로 복원될 때 바이어스가 인가되며, 이에 따라 SRAM 비트셀들을 원하는 상태로 강제한다. 이러한 방식으로, SRAM 비트셀들은 리셋 회로로부터 증가된 구동 강도에 대한 필요성 없이 그리고 특수 SRAM 비트셀들을 제공할 필요없이 단일 리셋 동작에서 리셋될 수 있다. |
원문URL | http://click.ndsl.kr/servlet/OpenAPIDetailView?keyValue=03553784&target=KUPA&cn=KOR1020167004951 |
첨부파일 |
과학기술표준분류 | |
---|---|
ICT 기술분류 | |
IPC분류체계CODE | G11C-011/412,G11C-011/417,G11C-011/419,G11C-007/20 |
주제어 (키워드) |